PCB絲印網(wǎng)板制作工藝一般有以下幾個步驟 一.繃網(wǎng) 繃網(wǎng)步驟:網(wǎng)框清理--水平檢校--涂底層膠--拉網(wǎng)--測張力--涂粘膠--下網(wǎng)、封邊--儲存 作業(yè)說明: 1.因網(wǎng)框重復使用,網(wǎng)框四周有殘存之粘膠、網(wǎng)紗等雜物,必須清除干凈,以免影響網(wǎng)紗與網(wǎng)框之粘合力。 ...
發(fā)布時間:2013/2/21
在印制電路板制造技術中,各種溶液占了很大的比重,這些溶液對印制電路板的最終產(chǎn)品質(zhì)量起到非常關鍵的作用。不管是自配還是選購,科學的計算都是必不可少的。在這里我們供六種計算方法供同行選用。 1、重量百分比濃度計算 (1)定義:用溶質(zhì)的重量占溶液...
發(fā)布時間:2013/2/21
在PCB的使用過程中,偶爾會出現(xiàn)微短路、短路的現(xiàn)象在出現(xiàn)這些現(xiàn)象時,我們就得要想辦法解決,接下來就為大家介紹PCB中微短路和短路的發(fā)生解決方法。 在電路板的測試過程中,有時候我們第一次測試的時候是沒有問題的,可是第二次再用300V高壓測試測試就發(fā)生了...
發(fā)布時間:2013/2/21
蛇形線其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設計要求,是Layout中經(jīng)常使用的一類走線方式。 設計者必須要知道:蛇形線會破壞信號質(zhì)量,改變傳輸延時,布線時要盡量避免使用。但實際設計中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移...
發(fā)布時間:2013/2/21
在印制電路板上,連接去耦電容到電源軌道的走線電感要比電容上的寄生電感大很多。一般來說走線電感為10nH/in.。所以當被安裝到這種高電感的安裝結構中,一個低電感電容的高頻去耦性能會顯著的降低。普通的表貼電容的ESL基本都是nH級的,而走線、焊盤設計所帶來的寄生...
發(fā)布時間:2013/2/21
我們在PCB的學習中會遇到很多各式各樣的問題,這些問題也涵蓋了各個方面,那遇到這些問題時我們應該怎么辦呢,接下來我就為大家介紹一些常見問題。 一.零件封裝的意義以及它和零件有什么區(qū)別? (1)零件封裝是指實際零件焊接到電路板時所指示的外觀和焊點...
發(fā)布時間:2013/2/21
這個測試對產(chǎn)品不存在一絲一毫的破壞,所以什么時候測試就看你的心情了。 首先,我們需要知道我們的目的是測量經(jīng)生產(chǎn)得到的導線寬度與客戶線路圖形上的原線路設計要求寬度是否還是一致的。 其次,我們要知道我們測試需要些什么樣的設備,這些設備包括配有...
發(fā)布時間:2013/2/21
這篇資料為pcb layout初學者整理了相關的技術點及設計經(jīng)驗、技巧等知識,方便初學者快速上手。希望眾多初學者能夠有所體會,好了,廢話不多少,直接進入主題。 一、什么是pcb layout PCB是印刷電路板(即Printed Circuit Board)的簡稱。印刷電路板是組裝電...
發(fā)布時間:2013/2/21
(1)ERC報告管腳沒有接入信號: a. 創(chuàng)建封裝時給管腳定義了I/O屬性; b.創(chuàng)建元件或放置元件時修改了不一致的grid屬性,管腳與線沒有連上; c. 創(chuàng)建元件時pin方向反向,必須非pin name端連線。 ?。?)元件跑到圖紙界外:沒有在元件庫圖表紙中心創(chuàng)...
發(fā)布時間:2013/2/21
能夠應用和生產(chǎn),繼而成為一個正式的有效的產(chǎn)品才是PCB layout最終目的,layout的工作才算告一個段落。那么在layout的時候,應該注意哪些常規(guī)的要點,才能使自己畫的文件有效符合一般PCB加工廠規(guī)則,不至于給企業(yè)造成不必要的額外支出? 這篇文章為是為大家總結...
發(fā)布時間:2013/2/20