SDRAM電路設(shè)計的要領(lǐng)有很多,在這里只講解一些基礎(chǔ)的知識,我們應該注意,SDRAM電路應該按照公共端時鐘同步系統(tǒng)時序去很好的設(shè)計,串聯(lián)22/33歐完全是電阻是為了和源端阻抗相匹配,靠近源端放置能夠有效匹配傳輸線阻抗,這樣就很好打的使得信號輸出功率最大,信噪比高。這樣電阻還可以衰減回波,減小振鈴。但是這也造成了電阻(配合分布電容)使得信號邊沿變緩,降低速率的缺點。
地址線和控制線都是單向的,很容易確定源端和遠端,只要在源端放置電阻即可。不可是,數(shù)據(jù)線是雙向的,無法確定哪頭兒是源,哪頭兒是目的,如何放置呢?干脆就不放,一來,把電阻放遠端根本起不到匹配作用,二來,布線也會徒增煩惱。有一種說法是“誰的上升沿的時間更少,就該靠近誰”,此法有益消除回波,減緩邊沿(使諧波變少),不失為補救之策,不知然否?
陡峭邊沿的諧波多,此類信號比較“臟”,容易污染板內(nèi)電磁環(huán)境,是故需積極避免之。正弦波乃最純凈之信號,可以經(jīng)常使用。
注意:時鐘線和重要信號線必須單獨使用匹配電阻,地址線可以使用排阻減小板面積。
SDRAM電路設(shè)計的要點在于正確取得/設(shè)置有效數(shù)據(jù)(時鐘沿落在有效數(shù)據(jù)位上,參考電壓穩(wěn)定,電平判決正確)。 SDRAM可以調(diào)線,減少交叉走線。這樣才能做到更好一些。